This browser does not support the video element.
主要设计用于在100Ω介质上实现高速、低功耗、低噪声点对点通信,具有可控平衡阻抗。与其他差分信号标准一样,LVDS消除了电磁辐射,其噪声比单端信号低得多。同时,外部噪声作为共模信号耦合到两条线,并作为共模的信号被抑制,因此其抗噪声能力比单端信号强得多。此外,LVDS驱动器的输出采用电流驱动模式。与其他差分信号标准中的电压驱动相比,它减少了地线的返回电流并消除了浪涌电流。降低电压摆动(仅为±350mV,PECL为±800mv,RS-422为2V)使LVDS能够实现与PECL相同的数据速率(>800mbps),功耗仅为PECL的十分之一。
LVDS的高速、低功耗和低噪声特性使其成为电信和网络设备背板互连、3G蜂窝电话基站机架内互连、数字视频接口和其他应用的理想选择。除了上述优点外,LVDS串行器和解串行器还为系统设计节省了大量空间和金钱。使用该方案,互连密度可以降低五倍,并且在3G和其他具有大量板的通信应用中可以节省大量空间和成本。LVDS逻辑输入是许多现有逻辑标准之一。只要信号源能够为LVDS输入提供足够的振幅,典型值为差分100mV Vp-p,交流耦合可以提供所需的电平转换。